adatatvitel syncSRAM es regiszter kozott

hoyuka hoyuka at c2.hu
Sat Feb 18 17:35:58 CET 2006


Hali!

Koszi a megerositest.
Egyebkent miert a szinkron RAM block-okat eroltetik ezekben az FPGA-kban?
Ugy erzem, hogy aszinkron RAM-okkal kevesebb ugyeskedessel el lehet erni
ugyanazt a sebesseget, egyszerubb pipeline-olas, stb....

udv.
hoyuka

Andras Tantos said:
> Hali!
>
>> Sziasztok!
>>
>> Gondolkodom ezen az AVR core-on, es azt vettem eszre, hogy szinkron
>> RAM-ba
>> gyorsabban bele lehet irni egy regiszer tartalmat, mint onnan
>> regiszterbe
>> olvasni. Igaz ez?
>
> Igy van. Pontosabban, az iras es olvasas sebessege ugyanakkoda, csak a
> kesleltetese mas. Ha tobb adatot akarsz olvasni, akkor az olvasas 2.
> orajeleben mar adhatod a kovetkezo olvasas cimet.
>
> Udv,
> Tantos Andras
>
> -----------------------------------
>  Szponzorunk: http://tonerbolt.hu/
>


-- 
http://hoyuka.myip.hu
-------------------------------------
C2 MAIL: A nagy levelez-Õ.  http://mail.c2.hu




More information about the Elektro mailing list