[elektro] Lattice LFXP3-3

Radó Zoltán levlista at maxcore.hu
Wed Jun 15 22:19:14 CEST 2011


Nem igazán lehet, mert túlságosan tipusspecifikus a kód. Egy 4 bites shift regiszer így
néz ki egy XC6SLX75T-ben.

   XLXI_1 : FD
      port map (C=>CLK,
                D=>XLXN_1,
                Q=>XLXN_2);
   
   XLXI_2 : FD
      port map (C=>CLK,
                D=>D,
                Q=>XLXN_1);
   
   XLXI_3 : FD
      port map (C=>CLK,
                D=>XLXN_2,
                Q=>XLXN_3);
   
   XLXI_4 : FD
      port map (C=>CLK,
                D=>XLXN_3,
                Q=>Q);


Már ezt is sok munka lenne átvinni egy másik gyártó cuccára...

Valami olyasmit írt, hogy egy SDRAM-ból akar adatokat sorosan kinyomni nagy sebességgel.
Bár a LFXP3-ban van SDRAM controller, ami nyilván egyszerűsít a feladaton, de azért ez
sch-hoz még így is bonyolult.

Z.


> de azokat lehet tovabb szerkeszteni :-)

> remelhetoleg nem  cpu-t tervez sch-val :-)


> 2011.06.15. 21:56 keltezéssel, Radó Zoltán írta:
>> A Xilinx sch-t "fordítja" VHDL-ben kódolt Xilinx primitívekre.
>>
>> Bátor vagy... :O
>>
>> Z.
>>
>>> :) gondolom, csak schban sokkal gyorsabb vagyok és nem igazán van idõm
>>> új nyelveket tanulni. Az expert fizetõs lett. Még kipróbálom hátha tud
>>> konvertálni verilogot schba vagy fordítva, már az is nagy segítség
>>> lenne. Xilinx tudta valamelyik irányt, rég foglalkoztam vele.
>>> A fene bele, már rég le kelett volna adni gyártásba a nyákot és még
>>> itt tartok brrrr....





More information about the Elektro mailing list