ATmega16 ADC
Miko, Imre
imre.miko at siemens.com
Fri Jun 29 14:22:29 CEST 2007
Sziasztok,
Az ATmega16 AD-jet szeretnem lehetoseg szerint nagy sebesseggel
hasznalni.
Azt irja a pdf, hogy a AD clocknak 50...200kHz kozott kell lennie,
de ha nem kell a 10 bites felbontas, akkor lehet nagyobb is.
Hany bitnel mennyi lehet?
Nekem eleg lenne a 7-8 bit.
14.7456 MHz -el menne az proci, akkor az AD clocknak 64-es osztoval
230,4 kHz-et kapok. Ez meg gondolom beleferhet.
A konverzios time-nal azt irja, hogy egy sima konverziohoz 25 AD clock kell. (first conversion)
Ebbol 14,5 a Sample/Hold-ra.
Ez 200kHz-en 72,5uS
230kHz-en kb 63uS
Ennek kompenzalasara eleg a ADHSM bitet beallitani?
A ADHSM bitrol a SFIOR regiszterben azt irja az adatlap, hogy megengedi
a nagyobb converzios ratat nagyobb fogyasztas aran.
Minel nagyobbat? Itt a 200kHz-re erti, hogy ennel nagyobbat, vagy mar
kisebb erteknel is be kellene kapcsolni.
Koszi,
Udv
Imre
More information about the Elektro
mailing list