CPLD kerdesek

Rado Zoltan zrado at leasingtechnology.com
Wed Aug 27 10:42:10 CEST 2003


Hello Beregnyei,

Wednesday, August 27, 2003, 10:12:43 AM, you wrote:


BB> On Wed, 27 Aug 2003, VFX wrote:


BB> Marpedig az FPGA dragabb es macerasabb (kell neki PROM is).

Annyival nem drágább. Egy XC2S30 2-3eFt. Viszont cserébe jóval nagyobb szabadságod van.
Hát a macera... PROM helyett használhatsz pl. FLASH-t párhuzamos master configgal...



>> CLK0..3 global clock, ide kell kotni a PCICLK jelet, mert ez az ICn
>> belul mindenhova egysegnyi ido alatt jut el. Azt hogy hogyan hivatkozol

BB> Aha, ertem. Elvileg kvarcot is kothetnek ra, mint mondjuk PIC-en
BB> az OSC1-OSC2 koze? :)

Elvileg igen, ha a belső visszacsatoló hálózatot megvalósítod (+egy
másik láb). Ugyanakkor a Xilinx ezt utoljára az XC4000-es családnál javasolta
azóta nem ajánlja.

--
Best regards,
 Rado           





More information about the Elektro mailing list