FPGA kezdo lepesek

Rado Zoltan zrado at leasingtechnology.com
Mon Aug 25 19:23:50 CEST 2003


Hello Beregnyei,

Monday, August 25, 2003, 7:09:54 PM, you wrote:


BB> On Mon, 25 Aug 2003, VFX wrote:

>> En meg se szolalok, mert Lattice-t hasznalok, nalam itt kezdodik a CPLD
>> :)). De Mo-n nem tul eselyes a Xilixel szemben, mert dragabb. Cserebe
>> soha (7 eve hasznalom) nem volt vele baj.

BB> Esetleg van valami konkret negativ tapasztalatod Xilinx-szel, amit jo
BB> tudnia annak, aki most kezd el foglalkozni vele?
BB> Olyasmire gondolok, mint amit a PIC18-MPlab-ICD2 fejlesztessel
BB> tapasztaltam: bugzik az egesz, es 40 MHz-en is lassu a PIC.
BB> Ha valaki ezt korabban elarulja nekem, akkor nem PIC-re fejlesztek :)

BB> Koszi,
BB> BB

CPLD-ről írta valaki egyszer, hogy "elfelejtette" a flash a tartalmát.

Én FPGA-val szívtam nagyon sokat, amikor JTAG-en keresztül akartam
megküldeni... Már letöltés közben megszaladt az áramfelvétel és
melegedett, mint a bolond... Azóta sem tudom, mi baja...

FPGA esetén érdemes elolvasni a nyáktervezési leírást. Ha rákeresel a
www.xilinx.com -on a "signal integrity" -re akkor megtalálod... Ha
nagyon elbaltázza az ember, akkor folyamatosan reseteli magát...


A CPLD-ket és FPGA-kat alapvetően szinkron logikákra találták ki. Ezt
érdemes szem elött tartani! Természetesen kissebb asyncronok is
megvalósíthatóak, de nem igazan támogatott a fejlesztőeszközök
részéről és általában gazdaságtalanok is...


-- 
Best regards,
 Rado           





More information about the Elektro mailing list