96 bites shift regiszter

Fuzesi Arnold arno at freemail.hu
Mon Oct 25 20:34:57 CEST 1999


A p/s 1 legyen, amikor beirod a parh adatokat, es 0 legyen,mikor siftelni
akarod.
Asszem ennek asszinkron a beirasa, ugyhogy lehet, hogy eleg bugyuta modon
kell
beirni.

Az elso ic ser bemenete 0 legyen, ha azt akarod, hogy a kishiftelt adatok
helyen 0 legyen, 1 ha 1-et akarsz.
Ha korbe-korbe akarod siftelni, akkor az utlolso atvitele kerul oda.

Arnold
     mailto:arno at freemail.hu  (No Attachment)
       mailto:arnold at sch.bme.hu
         http://www.sch.bme.hu/~arnold
    -----Original Message-----
    From: Horváth Roland <rolee at elender.hu>
    To: lista at chipcad.hu <lista at chipcad.hu>
    Cc: elektro at irisz.hu <elektro at irisz.hu>
    Date: Monday, October 25, 1999 8:14 PM
    Subject: 96 bites shift regiszter


    Sziasztok!

    Kellett nagyhirtelen csinálni egy 96 bites shift
    regisztert. (Párhuzamos be -> soros ki).
    Megcsináltam 4021-ekkel kaszkádolva így:
    1. Az órajeleket összekötöttem,
    2. P/S (9) lábakat összekötöttem,
    3. Az "elozo" chip Qh lábát és a "következo" chip
        SER(11) lábát összekötöttem,
    4. A kimenet az "utolsó" ic Qh lába.
    (Egyébként mit tegyek az elso ic SER bemenetével????)

    Annak rendje és módja szerint vezérelve, mindig
    "0" szint jelenik vala...
( 
    Segítsetek!!!!
    
    Üdv és köszi,
    Roland






More information about the Elektro mailing list